<progress id="j3biq"><track id="j3biq"></track></progress>

  • <em id="j3biq"></em>
    <em id="j3biq"></em>
    <tbody id="j3biq"></tbody><em id="j3biq"></em>
  • TDA2030功放電路圖 電動車充電器電路圖 電子電路 功放電路 電子制作 集成塊資料 電子報 pcb 變壓器 元器件知識 逆變器電路圖 電路圖 開關電源電路圖 傳感器技術 led 電磁兼容
    電子電路圖
    當前位置: 首頁 > 電子電路 > 電源電路

    介紹便攜式設備電源管理帶來的新[挑戰]

    時間:2009-07-10 11:27:26來源:網絡 作者:admin 點擊:

       隨著蜂窩電話變得越來越先進,系統工作時的功耗以及待機時的功耗也隨之增加。因此,便攜式無線設備的電源管理設計在I/O接口、能量管理以及電池使用壽命方面都面臨著新的挑戰。
       隨著蜂窩電話變得越來越先進,系統工作時的功耗以及待機時的功耗也隨之增加。因此,便攜式無線設備的電源管理設計在I/O接口、能量管理以及電池使用壽命方面都面臨著新的挑戰。
       
    數字設計人員在業界率先實施了采用超深亞微米(0.13μm、0.09μm及0.065μm)的微處理器,他們發現,采用更薄的氧化物以及更短的通道長度能夠產生速度更快的晶體管。模擬基帶 (ABB) 與射頻 (RF) 設計人員也緊隨其后,努力尋求一種集成方法,以便為其最終客戶提供單芯片無線解決方案。

    但是,電壓的縮放比例無法與晶體管的縮放比例保持一致,這就導致了系統解決方案的漏電問題很嚴重,而漏電必然會縮短電池使用壽命。幸運的是,我們可用某些電源管理技術來降低單芯片解決方案的功耗。

    可確定的電源損耗形式有三種:工作電流消耗,待機電流消耗(有時也指休眠模式),關閉模式下的漏電消耗。在工作模式中,功耗是靜態偏置電流功耗與平均開關或時鐘(動態)功耗的總和。待機是一種低功耗狀態,因為時鐘已經被選通 (gated) 或關閉,幾乎所有的動態功耗都為零,在這種模式下,靜態電流的大小決定了電池的壽命。最后,關閉模式的功耗是亞閾值 (sub-threshold) 漏電的函數。亞閾值漏電是指當芯片關閉但輸入電壓仍存在時,芯片晶體管具有的電流。

    如果超深亞微米 (UDSM)CMOS工藝能夠處理更高的電池電壓(4.3V ~ 5.4V),則關閉模式下的損耗可忽略不計,因為有效通道長度將更長,并且柵極氧化層將更厚。同樣,工作時的電源消耗也會更少,因為這種工藝速率慢、可識別頻率,并且動態功耗是電容、頻率以及輸入電源的函數。因此,必須解決電源管理電路的直流電池通電 (DBH) 問題。有兩種最常用的電路在做適當修改后可以實現這一點,它們是低壓降穩壓器 (LDO) 和 DC-DC 降壓開關調節器。

    LDO穩壓器

    在典型的LDO設計中,大多數晶體管都會或多或少暴露在輸入電壓之下,無論是漏-源電壓 (VDS)、柵-源電壓 (VGS)、柵-漏電壓 (VGD)、柵-體電壓 (VGB) 或上述其他組合電壓。因此,對于一個簡單設計而言,器件的額定電壓必須至少等于電池電壓。例如,在1.5V CMOS 中,最大電壓應該為1.8V。

    最近,工藝的發展已經允許在常規內核晶體管上包含一個漏極擴展而不會增加成本。這允許典型NMOS或PMOS內核晶體管的VDS 和VGD相應擴展至更高的電壓,但它不會提高VGS值。因此,在傳統設計中,如果要嘗試電池連接,就要關注器件尺寸,并擴展使用電流鉗。我們無法通過這種設計獲得從未來UDSM工藝節點得到的全部超薄封裝優勢,因為漏極擴展晶體管的幾何尺寸無法像內核晶體管一樣縮小那么多。

    一種解決方案是自調整環繞在一對PMOS級聯電流鏡周圍的電路。假設有負反饋來調節或鉗制供電電路輸入端的電壓,那么采用這種技術,大多數內核電路可以忍受電池電壓。對于PMOS LDO,這種技術將使用LDO內反饋來調節處于內核電壓下的LDO誤差放大器。

    與電池連接的主要DC/DC 轉換器模塊是輸出驅動器和電平轉換器--前置驅動器。開關調節器的輸出驅動器能使用一個級聯漏極擴展PMOS (DEPMOS) 器件以及一個高壓柵 (HVG,-1.8 V) PMOS器件來實現高壓側開關。低壓側開關或同步整流器 class="wz_rc">整流器可以使用一個級聯漏極擴展NMOS (DENMOS) 器件和一個內核(1.3V~1.5V)NMOS器件。

    采用這一級聯結構的優勢在于,可實現高壓工作,具有更好的漏電性能和更小的柵-漏電容,如果使用單個DEPMOS 器件,還必須對其進行開關操作。由于電池連接到一個HVG PMOS器件(它的最大VGS 比VBAT小得多)上,所以兩個器件的VGS都需要保護方案。設計者還需要一個電路來產生恒定電壓PBias,其值參考電池電壓。

    可對PBIAS電壓進行設置,這樣,VBAT-PBIAS便小于晶體管的最大VGS值。級聯DEPMOS采用PBias作為偏置電壓,當驅動HVG PMOS器件時,電平轉換器/前置驅動器的電壓介于VBAT與VBAT-PBias之間。電平轉換器/前置驅動器可以被設計成與輸出場效應晶體管(FET)相同的級聯方式。

    低壓降穩壓器

    在高性能的超深亞微米CMOS中集成一個外部的系統預調節器,然后把它分成幾個更小的內部調節器,這能使這種集成所耗費的面積最小。在單位面積上獲得更高的晶體管驅動電流可以減小導通FET的尺寸。此外,一些更嚴格的模擬和射頻規范約束只適用于一個或兩個LDO。

    例如,一個100mA 的LDO可以被分成一個50mA 的數字LDO、一個10mA的 RF LDO以及一個40mA 的模擬LDO。對于數字LDO,電源抑制和精度并不重要,因此功率FET可以減小至線性區域的工作邊緣。帶40mA 負載電流的模擬LDO變得更容易補償。在設計的時候,可以讓它具有高電源抑制,并讓它的輸出導通FET工作在線性區域的邊緣。

    當使用幾個LDO時,待機模式下的靜態電流將增大。例如,在待機狀態下,禁用模擬與RF LDO可以減少相當一部分的靜態電流。剩下的數字 LDO在外部解決方案中僅消耗50mA~250mA。

    一種解決方案是使用自適應偏置LDO設計。該設計的原理是正反饋一部分輸出負載電流到LDO誤差放大器的差分對的尾電流中,因此僅當負載電流增加時總的靜態電流才會增加。這種架構能實現小于10mA 的待機電流,同時仍能提供50mA 的輸出電流,并保持良好的瞬態負載調整率。

    DC-DC降壓轉換器用于更高電流(大于200mA)的應用中,在這種情況,LDO的無效功率成為總功率的重要部分。在滿負荷時,降壓轉換器的有效功率能達到95%,這使它極具吸引力,但必須以更大的面積和更多的外部元件作為代價。

    為了盡可能延長電池使用壽命,DC-DC轉換器必須在較大負載范圍內維持高效率。脈寬調制(PWM)被用于高電流負載,而脈頻調制(PFM)模式被用于輕負載。在高負載電流時,控制PWM信號的占空比可以調節輸出電壓。

    在PWM模式下,轉換器工作在固定頻率上,而該頻率可以被對噪聲敏感的應用所過濾。在這種模式下,主要損耗是當轉換器進行功率轉換時發生的傳導損耗和開關損耗。為了在輕負載時維持高效率,開關頻率應根據 PFM 的規律降低,并允許它隨負載變化,從而減少開關損耗。此外PFM模式還能關斷大部分電路以降低靜態電流。 

    容-源-電-子-網-為你提供技術支持

    本文地址:http://www.wjlybz.com/dz/23/2009710112953.shtml


    本文標簽:


    .
    頂一下
    0%
    返回首頁
    0
    0%

    ------分隔線----------------------------
    發表評論
    請自覺遵守互聯網相關的政策法規,嚴禁發布色情、暴力、反動的言論。
    表情:
    名稱: E-mail: 驗證碼: 匿名發表
    發布文章,推廣自己產品。
    熱門標簽
     
    日韩乱人伦Av在线播放