<progress id="j3biq"><track id="j3biq"></track></progress>

  • <em id="j3biq"></em>
    <em id="j3biq"></em>
    <tbody id="j3biq"></tbody><em id="j3biq"></em>
  • TDA2030功放電路圖 電動車充電器電路圖 電子電路 功放電路 電子制作 集成塊資料 電子報 pcb 變壓器 元器件知識 逆變器電路圖 電路圖 開關電源電路圖 傳感器技術 led 電磁兼容
    電子電路圖
    當前位置: 首頁 > 電子電路 > 設計編程

    分享:單片機EMC設計的幾點建議

    時間:2011-11-08 19:52:20來源:原創 作者:admin 點擊:
    <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

      可編程的輸出口的驅動器的最簡單是的并聯的一對驅動器,他們的MOS的Rdson不能,能輸出的電流能力也不。我們在測試和使用的時候可以選擇不同的模式。上目前的單片機至少有兩種模式可選擇,有些甚至可以有三種(強,中等,弱)當時序約束有足夠的余量的時候,通過降低輸出能力來減緩內部時鐘驅動的邊沿。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

      減少同步開關的峰值電流,和di/dt,一個重要的考慮因素降低內部時鐘驅動的能力(其實放大倍數,穿通電流與之相關型很大)。降低時鐘邊沿的電流,將顯著改善EMI。當然這樣做的缺點,時鐘和負載的開通時間的變長使得單片機的平均電流?焖龠呇睾較高的峰值電流,時間更長邊沿較慢的電流脈沖這兩者做一個妥協。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

    溫馨提示:將鼠標指針放在圖片上,滾動鼠標可以動態改變圖片大小,方便分析電路圖。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     


     
      晶振的內部驅動(反向器)最好不要超過。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!


     

      問題,上前面也談過了,當增益過大的時候會帶來更大的干擾。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

      設計最小穿通電流的驅動器時鐘,總線和輸出驅動器應盡使得傳統電流最小穿通電流【重疊電流,短路電流】,是從單片機在切換過程中,PMOS和NMOS導通時候,電源到地線的電流,穿通電流直接影響了EMI和功耗。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

      內容上是在單片機內部的,時鐘,總線和輸出驅動器,消除或減少穿通電流的方法是盡量先關閉一個FET,然后再開通一個FET。當電流較大時,額外的預驅動電路或電壓擺率。   <<版權聲明:本文由容源電子網(www_dziuu_com)整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正!

     

    容-源-電-子-網-為你提供技術支持

    本文地址:http://www.wjlybz.com/dz/22/2011118195355.shtml


    本文標簽:


    .
    首頁 上一頁12
    頂一下
    0%
    返回首頁
    0
    0%

    ------分隔線----------------------------
    發表評論
    請自覺遵守互聯網相關的政策法規,嚴禁發布色情、暴力、反動的言論。
    表情:
    名稱: E-mail: 驗證碼: 匿名發表
    發布文章,推廣自己產品。
    熱門標簽
     
    日韩乱人伦Av在线播放